misle.ru страница 1
скачать файл
Эмиттерно–связанная логика.
Микросхемы эмиттерно–связанной логики (ЭСЛ) являются самыми быстродействующими из всех типов логик, и обеспечивается это за счет целого ряда особенностей этой логики.

Главная особенность эмиттерно–связанной логики (ЭСЛ), повышающая ее быстродействие, заключается в том, что схема ее логического элемента основана на дифференциальном усилителе (балансном каскаде), дифференциальном переключателе тока, показанном на рис. 3.1, два транзистора которого переключают ток и не попадают в режим насыщения. Благодаря этому значительно сокращается время выхода транзисторов логического элемента из открытого состояния и существенно повышается общее быстродействие.

В эмиттерную цепь этих транзисторов включен генератор стабильного тока (ГСТ), который ограничивает величину тока, протекающего через тот из двух транзисторов, который открыт.

Рис.9.1. Основа ЭСЛ логического элемента, – дифференциальный усилитель, в эмиттерную цепь которого включен генератор стабильного тока (ГСТ).
Величина тока, задаваемая генератором стабильного тока (ГСТ), и сопротивления резисторов коллекторных нагрузок каскадов выбраны такими, чтобы исключить режим насыщения транзисторов в открытом состоянии независимо от разброса усиления этих транзисторов, что невозможно обеспечить в КМОП и в обычных ТТЛ сериях (кроме серий с транзисторами Шоттки).

В ЭСЛ микросхемах имеется два противофазных выхода, – прямой и инверсный, поэтому в устройствах на ЭСЛ микросхемах отсутствуют промежуточные инверторы, которые в устройствах на ТТЛ и КМОП микросхемах вносят дополнительную задержку и снижают быстродействие.

С целью уменьшения времени перезаряда паразитных емкостей за счет уменьшения выходного сопротивления ЭСЛ логических элементов в их схемы введены мощные эмиттерные повторители с сопротивлениями нагрузки малой величины 50 Ом.

Уменьшение задержки распространения в ЭСЛ сериях достигается также и за счет уменьшения длительности фронтов выходных импульсов за счет уменьшения перепада напряжения на фронтах импульсов:


В ЭСЛ сериях U1ВЫХ = – 0,96 В, U0ВЫХ = – 1,65 В,
UВЫХ =  U1ВЫХ – U0ВЫХ  = 0,69 В,

В ТТЛ сериях U1ВЫХ = 3,6 В, U0ВЫХ = 0,1 В,


UВЫХ =  U1ВЫХ – U0ВЫХ  = 3,5 В,
В КМОП сериях при питании +9 В U1ВЫХ = 9 В, U0ВЫХ = 0 В,
UВЫХ =  U1ВЫХ – U0ВЫХ  = 9 В.
Даже если бы крутизна фронтов выходных импульсов у микросхем ЭСЛ, ТТЛ и КМОП была бы одинаковой, то только за счет уменьшения перепада напряжения на фронтах импульсов длительности фронтов выходных импульсов в ЭСЛ были бы в пять раз меньше, чем в ТТЛ, и в тринадцать раз меньше, чем в КМОП.

Но уменьшение перепада напряжения на фронтах импульсов означает меньшую разницу между уровнями нуля и единицы, а значит и помехи меньшей величины могут привести к неправильному срабатыванию ЭСЛ микросхем. Для снижения влияния помех в ЭСЛ микросхемах применяются следующие приемы:

1. С корпусной шиной в ЭСЛ микросхемах соединен положительный вывод питания, а не отрицательный, как во других логиках. При таком подключении чувствительность логического элемента к помехам по питанию (отрицательному) ослабляется благодаря наличию генератора стабильного тока и чем выше степень его стабилизации тем сильнее ослабляется эмиттерный синфазный сигнал помехи.

2. Порог переключения ЭСЛ логического элемента стабилизируется с помощью источника опорного напряжения (ИОН), который фиксирует напряжение на базе одного из транзисторов дифференциального переключателя тока.

3. Корпусная шина питания (положительного) маломощных чувствительных каскадов микросхем развязана от корпусной шина питания мощных выходных повторителей, являющихся основными источниками помех.

4. Сопротивления нагрузки выходных эмиттерных повторителей подключаются не к шине отрицательного питания, а к отдельному источнику смещения. Напряжение источника смещения меньше, чем на шине отрицательного питания, поэтому мощность, рассеиваемая этими сопротивлениями нагрузки, практически на порядок снижена.


Вышеуказанные средства обеспечивают приемлемую помехоустойчивость ЭСЛ микросхем. Схема трехвходового логического элемента приведена на рис.3.2.

Рис.9.2. Схема трехвходового логического элемента ЭСЛ серии К500


В первых ЭСЛ сериях (отечественная серия К500) в качестве генератора стабильного тока (ГСТ) служил резистор, сопротивление которого больше, чем сопротивления коллекторных нагрузок.

В процессе развития ЭСЛ серий (отечественная серия К1500) были применены следующие улучшения:

– стали использоваться более быстродействующие транзисторы с граничной частотой fТ  4,5 ГГц, что обеспечивает tЗД  0,75 нс (вместо fТ  1,5 ГГц, которая обеспечивала tЗД  2 нс в серии К500);

– стала применяться более плотная "упаковка", т.е. вместо десяти логических элементов на миллиметр поверхности кристалла микросхемы в серии К500 в следующей серии К1500 двадцать логических элементов на миллиметр поверхности кристалла и это при том, что число транзисторов в одном логическом элементе увеличилось вдвое;

– стали использоваться более стабильные и сложные генераторы стабильного тока и источники опорного напряжения;

– напряжение питание уменьшили с 5,2 В до 4 В, но при этом обеспечивается совместимость между этими сериями по уровням логического нуля и единицы.



В ЭСЛ сериях неиспользованные входы можно оставлять ни к чему не подключенными, так как они внутри микросхем соединены с минусом питания через резисторы 50 кОм.

Выходы ЭСЛ микросхем можно соединять друг с другом с учетом их полярности: прямые выходы можно соединять в монтажное ИЛИ, а инверсные выходы, – в монтажное И.
скачать файл


Смотрите также: